Цифровая обработка сигналов в базисе программируемых логических интегральных схем, Строгонов А.В., 2018

К сожалению, на данный момент у нас невозможно бесплатно скачать полный вариант книги.

Но вы можете попробовать скачать полный вариант, купив у наших партнеров электронную книгу здесь, если она у них есть наличии в данный момент.

Также можно купить бумажную версию книги здесь.


Цифровая обработка сигналов в базисе программируемых логических интегральных схем, Строгонов А.В., 2018.

   В учебном пособии рассматривается проектирование устройств цифровой обработки сигналов для реализации в базисе ПЛИС. Даются практические примеры проектирования цифровых фильтров с использованием высокоуровневого языка описания аппаратурных средств VHDL и мегафункций в САПР ПЛИС Altera Quartus II и Xilinx ISE Design Suite.
Издание соответствует требованиям Федерального государственного образовательного стандарта высшего профессионального образования по направлению «Электроника и наноэлектроника» (программа магистерской подготовки «Приборы и устройства в микро- и наноэлектронике»), дисциплинам «Цифровая обработка сигналов», «Архитектуры микропроцессорных вычислительных систем», «САПР БИС программируемой логики», «САПР системного уровня проектирования БИС».

Цифровая обработка сигналов в базисе программируемых логических интегральных схем, Строгонов А.В., 2018


Общие сведения но программным умножителям в базисе ПЛИС.
В ПЛИС для повышения их функциональных возможностей встраивают, например, для серии Cyclone III фирмы Altera аппаратные умножители, которые могут быть сконфигурированы в виде одного умножителя 18x18 либо в виде двух умножителей 9x9. Так, ПЛИС EP3CLS200 содержит 396 аппаратных умножителей 18x18, а на оставшихся ресурсах может быть реализован 891 программный умножитель 16x16. В итоге суммарное число умножителей составляет 1287 без какого-либо значительного использования логических ресурсов.

Для устройств цифровой обработки сигналов себя хорошо зарекомендовали софт-умножители (программные умножители), которые не требуют ресурсов аппаратных умножителей, встроенных в базис ПЛИС. Повысить производительность устройств цифровой обработки сигналов позволяет также использование параллельного векторного умножителя и “безумножительных” схем умножения с использованием основ распределенной арифметики.

ОГЛАВЛЕНИЕ.
ВВЕДЕНИЕ.
1. ПРОЕКТИРОВАНИЕ УМНОЖИТЕЛЕЙ В БАЗИСЕ ПЛИС.
1.1. Двоичная арифметика.
1.2. Представление чисел со знаком.
1.3. Матричные умножители.
1.4. Проектирование умножителя методом правого сдвига и сложения с управляющим автоматом в базисе ПЛИС.
1.5. Проектирование умножителя целых чисел со знаком методом правою сдвига и сложения в базисе ПЛИС.
1.6. Общие сведения по программным умножителям в базисе ПЛИС.
1.7. Разработка проекта умножителя размерностью 4x4 в базисе ПЛИС типа ППBM серии Cyclone фирмы Altera с помощью учебного лабораторного стенда LES02.1.
2. ПРОЕКТИРОВАНИЕ ЦИФРОВЫХ ФИЛЬТРОВ В БАЗИСЕ ПЛИС.
2.1. Проектирование КИХ-фильтров с использованием системы.визуально-имитационного.моделирования Matlab/Simulink.
2.2. 11роектированис параллельных КИХ-фильтров в базисе ПЛИС.
2.3. Проектирование КИХ-фильтра с использованием умножителя на методе правого сдвига и сложения.
2.4. Проектирование квантованных КИХ-фильтров.
3. ПРОЕКТИРОВАНИЕ КИХ-ФИЛЬТРОВ НА РАСПРЕДЕЛЕННОЙ АРИФМЕТИКЕ.
3.1. КИХ-фильтры на последовательной распределенной арифметике.
3.2. КИХ-фильтрына параллельной распределенной арифметике.
3.3. Пример реализации КИХ-фильтра на параллельной распределенной арифметике.
4. СИСТОЛИЧЕСКИЕ КИХ-ФИЛЬТРЫ В БАЗИСЕ ПЛИС.
4.1. Проектирование систолических КИХ-фильтров в базисе ПЛИС с использованием САПР Quartus II.
4.2. Проектирование систолических КИХ-фильтров в базисе ПЛИС с использованием системы цифрового моделирования ModelSim-Altera.
4.3. Проектирование КИХ-фильтров в САПР ПЛИС Xilinx ISE 14.2.
4.4. Пример проектирования КИХ-фильтров в базисе ПЛИС с применением генератора параметризированных ядер XLogiCORE IP и функции FIR Compiler v6.3.
4.5. Пример проектирования КИХ-фильтров в базисе ПЛИС с применением генератора параметризированных ядер XLogiCORE IP и функции FIR Compiler v5.0.
4.6. Проектирование КИХ-фильтров в системе Xilinx System Generator САПР ISE Design Suite.
4.7. Проектирование КИХ-фильтров со структурой МАС-блоков в системе Xilinx System Generator САПР ISE Design Suite.
ЗАКЛЮЧЕНИЕ.
БИБЛИОГРАФИЧЕСКИЙ СПИСОК.

Купить .

По кнопкам выше и ниже «Купить бумажную книгу» и по ссылке «Купить» можно купить эту книгу с доставкой по всей России и похожие книги по самой лучшей цене в бумажном виде на сайтах официальных интернет магазинов Лабиринт, Озон, Буквоед, Читай-город, Литрес, My-shop, Book24, Books.ru.

По кнопке «Купить и скачать электронную книгу» можно купить эту книгу в электронном виде в официальном интернет магазине «ЛитРес», и потом ее скачать на сайте Литреса.

По кнопке «Найти похожие материалы на других сайтах» можно найти похожие материалы на других сайтах.

On the buttons above and below you can buy the book in official online stores Labirint, Ozon and others. Also you can search related and similar materials on other sites.


Дата публикации:






Теги: :: :: ::


Следующие учебники и книги:
Предыдущие статьи:


 


 

Книги, учебники, обучение по разделам




Не нашёл? Найди:





2024-04-16 00:24:21